elib
DLR-Header
DLR-Logo -> http://www.dlr.de
DLR Portal Home | Impressum | Datenschutz | Barrierefreiheit | Kontakt | English
Schriftgröße: [-] Text [+]

Accelerating the FlowSimulator: Low-level Analysis and Optimization of CODA Kernels

Wendler, Johannes und Huismann, Immo und Tschüter, Ronny und Gericke-Schuster, Jana (2025) Accelerating the FlowSimulator: Low-level Analysis and Optimization of CODA Kernels. International Parallel Tools Workshop 2025, 2025-11-06 - 2025-11-07, Stuttgart, Deutschland. (nicht veröffentlicht)

[img] PDF - Nur DLR-intern zugänglich
2MB

Kurzfassung

This paper investigates the performance of the solver CFD by Onera, DLR and Airbus (CODA)}. Performance of an HPC code mainly consists of two factors: scalability and node-level performance. Previous studies showed good scalability for CODA, but low node-level performance, with relevant code parts being neither compute nor memory bound. In this study we analyze the code on assembly instruction level to now get a deeper look into what the actual bottlenecks are. In conjunction static and dynamic analysis tools provide very detailed data about the program execution. Using the dynamic analysis tools LIKWID, Linux perf-tools and MAQAO and the static analysis tools OSACA and MAQAO, we investigate a selection of the most relevant kernels in CODA. We then develop optimization strategies, implement them and evaluate their impact.

elib-URL des Eintrags:https://elib.dlr.de/220319/
Dokumentart:Konferenzbeitrag (Vortrag)
Titel:Accelerating the FlowSimulator: Low-level Analysis and Optimization of CODA Kernels
Autoren:
AutorenInstitution oder E-Mail-AdresseAutoren-ORCID-iDORCID Put Code
Wendler, Johannesjohannes.wendler (at) dlr.deNICHT SPEZIFIZIERTNICHT SPEZIFIZIERT
Huismann, ImmoImmo.Huismann (at) dlr.dehttps://orcid.org/0009-0008-5827-9266NICHT SPEZIFIZIERT
Tschüter, RonnyRonny.Tschueter (at) dlr.deNICHT SPEZIFIZIERTNICHT SPEZIFIZIERT
Gericke-Schuster, Janajana.gericke-schuster (at) dlr.dehttps://orcid.org/0000-0003-0322-2197NICHT SPEZIFIZIERT
Datum:7 November 2025
Referierte Publikation:Ja
Open Access:Nein
Gold Open Access:Nein
In SCOPUS:Nein
In ISI Web of Science:Nein
Status:nicht veröffentlicht
Stichwörter:HPC, low level optimization, node-level performance, assembler quality analysis
Veranstaltungstitel:International Parallel Tools Workshop 2025
Veranstaltungsort:Stuttgart, Deutschland
Veranstaltungsart:Workshop
Veranstaltungsbeginn:6 November 2025
Veranstaltungsende:7 November 2025
HGF - Forschungsbereich:Luftfahrt, Raumfahrt und Verkehr
HGF - Programm:Raumfahrt
HGF - Programmthema:Raumtransport
DLR - Schwerpunkt:Raumfahrt
DLR - Forschungsgebiet:R RP - Raumtransport
DLR - Teilgebiet (Projekt, Vorhaben):R - Synergieprojekt | ICARUS | Improved CODA Software for Reliable Simulations under Uncertainties
Standort: Dresden
Institute & Einrichtungen:Institut für Softwaremethoden zur Produkt-Virtualisierung > Hochleistungsrechnen
Hinterlegt von: Wendler, Johannes
Hinterlegt am:05 Feb 2026 08:50
Letzte Änderung:05 Feb 2026 08:50

Nur für Mitarbeiter des Archivs: Kontrollseite des Eintrags

Blättern
Suchen
Hilfe & Kontakt
Informationen
OpenAIRE Validator logo electronic library verwendet EPrints 3.3.12
Gestaltung Webseite und Datenbank: Copyright © Deutsches Zentrum für Luft- und Raumfahrt (DLR). Alle Rechte vorbehalten.